Fail relief method of memory device, and redundancy operation device

メモリデバイスのフェイル救済方法およびリダンダンシ演算装置

Abstract

【課題】フェイル救済にかかる時間を短縮することが可能なメモリデバイスのフェイル救済方法およびリダンダンシ演算装置を実現する。 【解決手段】DUTの記憶領域のフェイル箇所を示すフェイルデータに基づき、記憶領域のフェイル箇所に代替記憶領域となるスペアラインを割り当てるリダンダンシ演算を行い、DUTのフェイル救済をするメモリデバイスのフェイル救済方法において、最小限のスペアラインで可能な限り多くの未救済ビットフェイルを救済する組み合わせを求める組み合わせ演算処理を行い、ラインフェイルを救済した後に未救済ビットフェイル数と未使用スペアライン数とを比較し、未使用スペアライン数が未救済ビットフェイル数以上ある場合、最小限のスペアラインで可能な限り多くの未救済ビットフェイルを救済する組み合わせを求める組み合わせ演算処理をせずに未救済ビットフェイルに未使用スペアラインを割り当ててビットフェイルを救済する。 【選択図】 図2
<P>PROBLEM TO BE SOLVED: To obtain a fail relief method of a memory device in which a time required for relieving fail can be shortened, and a redundancy operation device. <P>SOLUTION: In a fail relieving method of a memory device relieving the fail of a DUT by performing redundancy operation allotting spare lines becoming alternation storage regions to fail places of the storage region based on fail data indicating fail places of the storage regions of DUT, combination operation processing for obtaining combination reliving bit fails not yet relieved as much as possible by the minimum spare line is performed, and after line fail is relieved, the number of not yet relieved bit fails is compared with the number of not yet used spare lines, and when the number of not yet used spare lines is larger than the not yet relieved bit fails, the bit fails are relieved by allotting the not yet used spare lines to the not yet relieved bit fails without performing combination operation processing in which combination relieving not yet relieved bit fails as much as possible by the minimum spare lines are obtained. <P>COPYRIGHT: (C)2011,JPO&INPIT

Claims

Description

Topics

Download Full PDF Version (Non-Commercial Use)

Patent Citations (0)

    Publication numberPublication dateAssigneeTitle

NO-Patent Citations (0)

    Title

Cited By (0)

    Publication numberPublication dateAssigneeTitle